



تحویل در روز جمعه مورخ ۱۳۹۷/۲/۲۱ تمرینات خود را با فرمت studentID\_studentName\_HW6 در مودل آپلود کنید. لطفا یاسخ ها خوانا و تمیز نوشته شوند.

سوالات و مشكلات خود را به ايميل <u>computerarchitecture2018@gmail.com</u> بفرستيد.

### سوال اول

با استفاده از یک شمارنده دودویی سه بیتی با بازنشانی همگام و استفاده از اجزاء ذکر شده در زیر یک شمارنده طراحی کنید که دنباله زیر را بشمارد:

$$3 \rightarrow 5 \rightarrow 7 \rightarrow 9 \rightarrow 11 \rightarrow 13 \rightarrow 3 \rightarrow 5 \rightarrow 7 \rightarrow \cdots$$



- شیفت دهنده
- جمع کننده
- ضرب کننده
- مدار های منطقی پایه

#### سوال دوم

رجیستر R مقدار اولیه ی ۱۰۰۱۱۱۰۰ را دارد .

الف ) این رجیستر پس از یک شیفت محاسباتی از سمت راست و سپس یک شیفت چرخشی از سمت راست و یک شیفت منطقی از سمت راست چه مقداری را به خود می گیرد؟ (مرحله به مرحله بیان کنید.)

ب ) چنانچه این رجیستر (با همان مقدار اولیه) از سمت چپ شیفت محاسباتی پیدا کند ، چه مقداری به خود میگیرد و آیا دچار "سرریز" می شود یا نه ؟





تحویل در روز جمعه مورخ ۱۳۹۷/۲/۲۱ تمرینات خود را با فرمت studentID\_studentName\_HW6 در مودل آپلود کنید. لطفا یاسخ ها خوانا و تمیز نوشته شوند.

سوالات و مشكلات خود را به ايميل <u>computerarchitecture2018@gmail.com</u> بفرستيد.

#### سوال سوم

یک مدار محاسباتی با یک ورودی انتخابگر S و دو ورودی A, B طراحی کنید که S مدار محاسباتی با یک ورودی نقلی S دارد.)

توجه: به عنوان مدار محاسبه گر صرفا امکان استفاده از "full adder" را دارید.

توجه ۲: منظور از طراحی رسم دیاگرام منطقی آن است.

| S | Cin = 0         | Cin=1            |
|---|-----------------|------------------|
| 0 | A+B (add)       | A+1 (increment)  |
| 1 | A-1 (decrement) | A – B (subtract) |

راهنمایی:

 $A - B = A + \overline{B} + 1$ 





تحویل در روز جمعه مورخ ۱۳۹۷/۲/۲۱ تمرینات خود را با فرمت studentID\_studentName\_HW6 در مودل آپلود کنید.

لطفا پاسخ ها خوانا و تميز نوشته شوند.

سوالات و مشكلات خود را به ايميل computerarchitecture2018@gmail.com بفرستيد.

#### سوال جهارم

۴ ثبات AR, BR, CR, DR در ابتدا مقادیر اولیه زیر را دارند:

AR = 11110010

BR = 11111111

CR = 10111001

DR = 11101010

بررسی کنید بعد از انجام هر یک از ریزعملگر های متوالی زیر چه مقداری در هر کدام از این ثبات ها قرار می گیرد .

 $AR \leftarrow AR + BR$  ---> add BR to AR

 $CR \leftarrow CR \land DR$  ---> and CR to DR

 $BR \leftarrow BR + 1$  ---> increment BR

 $AR \leftarrow AR - CR$  ---> subtract CR from AR





تحویل در روز جمعه مورخ ۱۳۹۷/۲/۲۱ تمرینات خود را با فرمت studentID\_studentName\_HW6 در مودل آپلود کنید. لطفا پاسخ ها خوانا و تمیز نوشته شوند.

سوالات و مشكلات خود را به ايميل <u>computerarchitecture2018@gmail.com</u> بفرستيد.

### سوال پنجم

عبارت انتقال ثبات زیر را برای دو ثبات ۴ بیتی R1 و R2 ملاحظه کنید:

xT: R1 <- R1 + R2

x'T: R1 <- R2

R1 به R2 باشد x=0 باشد x=1 به R1 اضافه می شود و اگر x=1 باشد x=1 به R1 باشد x=1 به x=1 انتقال می یابد. دیاگرامی رسم کنید که پیاده سازی سخت افزاری دو عبارت را نشان دهد. برای دو ثبات x=1 بیتی، یک جمع کننده ی x=1 بیتی و یک مالتی پلکسر چهارتایی x=1 که ورودی های x=1 انتخاب می کند از بلاک دیاگرام استفاده کنید. در دیاگرام نشان دهید که متغیر های کنترلی x=1 چگونه ورودی های مالتی پلکسر و ورودی x=1 در ایم x=1 در انتخاب می کند.